Intel vydal nové specifikace pro APX nebo-li vylepšení x86 ISA:
- nové AVX10, 10.1, 10.2
- končně budou instrukce AVX512 dostupné i s 256-bit registry
- AVX10.2 by měla umět 128-bit, 256-bit a volitelně 512-bit
- sice to nejsou revoluční flexibilní vektory SVE co umí ARM, ale evidentně je to reakce na ARM/SVE. APX alespoň s fixními vektory pokryjí ty nejpoužívanější šířky vektorů a tím alespoň částečně napodobí ARM/SVE.
- x86 ISA konečně rozšířila registry z 16 na 32 (64-bit ARM má 32 registrů dávno od svého vzniku 2010), což má podle Intelu snižovat počet LD a ST instrukcí o 20% a tedy o dost snižovat spotřebu (a pak že ISA nemá na spotřebu vliv, a podobný kecy). Konkrétně citace:"Register accesses are not only faster, but they also consume significantly less dynamic power than complex load and store operations."
- plus mnoho dalších vylepšení zastaralé x86 ISA z roku 1978. Optimista by řekl že chcípající kobyla před smrtí nejvíc kope. Pesimista by řekl, že to jsou jen posmrtné záškuby :D
Takže Intel sám přiznává že ISA má vliv na spotřebu a to nikoliv malou. Celé tohle nové APX jen potvrzuje, že ARM/SVE je opravdu velká hrozba, dokonce tak velká že donutila Intel reagovat. Už nyní je jasné že je to příliš malá inovace a příliš pozdě: první CPU budou až 2025 Granite Rapids. ARM zveřejnil SVE už 2016 a má to od 2019 Fujitsu ARM A64FX. A nejnovější SVE2 mají poslední 3 ročníky Cortexů: X2, X3, X4. ARM už má nové SME a SME2 pro násobení matic, což zvyšuje výkon FPU/SIMD cca 16x, opět flexibilní takže to může být i v little jádrech. Nic z toho Intelova x86 nemá ani s nejnovějším APX. Ale snaha se cení, minimálně jako potvrzení že ARM/SVE je momentální lídr ve vývoji ISA pro CPU.