To by mohlo sedět. Intel používá "tiles" pro to, co AMD označuje čiplet. Naopak jako označení modulu/CCX/skupiny jader to nějak moc nedává smysl.
Tj. realita je taková, že prostě Intel bude moct pružně měnit kombinace čipletů s P-Core a E-Core při výrobě. A borec to špatně pochopil, že "tile" je VISC-like jádro, u kterýho se dá runtime-přepínat mezi tím, kolik vláken exponuje...
Přijde mi to jako hodně realistický vysvětlení. (Škoda, kdyby Intel fakt zkusil ten VISC tak by to podlě mě byl technologicky zajímavej fail.