Apple M2 má IPC vyšší o 50%, takže nic jiného než zvyšování frekvence jim ani nezbývá.
x86 variabilní délka kodování instrukcí přináší polynomický nárůst obtížnosti dekodování. Zatím tam cpou prediktory a obří mOP cache což je stojí vyšší spotřebu, ale nikdo zatím nenašel způsob jak to vyřešit (teda kromě přechodu na něco modernějšího - RISC).