Omyl, 11 ALU, protože nejnovější ARM Cortex X4 má 8xINT + 3xBranch = 11x ALU.
Ještě loňský ARM Cortex X3 měl architekturu 6xINT + 2xBranch = 8x ALU
Předloňská X2 měla 4xINT + 2xBranch = 6x ALU
Za pouhé 2 roky ARM zdvojnásobil výpočetní jednotky v jádře, tedy teoreticky v některých úlohách může mít dvojnásobné IPC. Za dva vydalo AMD Zen 4, který nepřidal pro skalár ani jednu ALU, nic, null, zero. Tedy Zen 4 brutálně zaostává s pouhými 4xINT + 1xBranch = 5x ALU, které zdědil po Zen 3.
V podstatě se dá říct, že pokud Zen 5 nepřinese alespoň 50% nárůst IPC a nějaký zásadní upgrade x86 ve smyslu zbavit se té polynomické exploze vznikající při dekodování variabilní délky CISC instrukcí, a tedy zbavit se všech těch prediktorů potřebných pro obcházení zastaralosti x86, tak ztratí servery kde je ARM totálně převálcuje.