Podle Olšana Socket 7 neumožňoval L2 cache na CPU jako PII
.... a proto AMD K6-III pro Socket 7 měla on-die L2 cache :D
.... asi mu nedochází že socket na cache subsystém nemá žádný vliv :)
Podle Olšana je Socket 7 blíž 8-bitu
.....proto Socket 7 má 64-bit sběrnici FSB což odpovídá třeba 64-bit sběrnici pro DDR4
..... mě by zajímalo kterej osmibit má podle Olšana 64-bit sběrnici
..... když se dívam na pinout Z80 tak tam vidím max 16 pinů pro adresaci a 8-bit pro data = 24-bit
..... 321-pinů Socket 7 je opravdu ale opravdu daleko od 8-bitu, což ví každé malé děcko co si doma hraje s Arduinem.
Ohledně napájení:
.... kde je psáno že napájecí kaskáda musí být na základní desce? Napájecí kaskáda klidně může být u CPU, tak jak to mají všechny mobilní telefony a SBC. Jednak přes socket můžu valit vyšší napětí 12V nebo 5V a tedy přes socket potečou nižší proudy a budu mít nižší ztráty. Druhak napájecí kaskáda přímo u CPU bude chlazená stejným CPU chladičem, což je levnější a efektivnější řešení než přenášet 100A přes socket a řešit komunikaci s kaskádou.
.... ale tohle pochopí jen člověk co se vyzná v elektronice a ne v pokrývání že jo